论文首页哲学论文经济论文法学论文教育论文文学论文历史论文理学论文工学论文医学论文管理论文艺术论文 |
(4)按之字形顺序把所有重要系数加入优先集(priority,简称PS)Xi,i=1,把它们从待移系数的中删除,并按之字形顺序填入它们的子女。
(5)阈值减办,T=T/2,跳到第3步,逐次形成优先集Xi,i=2、3…,直到阈值达到一个预定的最小门限值或待分系数没有节点存在为止。
在此基础上给出了按小波变换→系数分类→熵编码顺序的图像压缩方法。
2 硬件设计
模拟视频信号经高速A/D采样后转换成数字视频信号。数字视频信号由奇数场信号和偶数场信号两路信号组成,奇数场信号和偶数场信号按照上述改进的小波压缩方案进行图像压缩。采用TI公司的含多处理单元的C6201定点处理器,该处理器可采用50MHz或100MHz的工作频率,经内部倍频后升至200MHz,每秒可完成1.6G次操作。其内部含有具备超长指令字处理能力的CPU和8个功能单元,故而它可在个时钟周期内执行8条指令,芯片运算能力显著提高,再加之其良好的外部RAM接口和16bit的主机接口以及四通道的DMA功能,就使其成为高速运算的首选芯片[2][3],该系统的硬件结构[1]如图1所示。本系统拟采用三片C6201,一片负责奇场图像的压缩和存储,一片负责偶场图像的压缩和存储,一片主C6201负责一帧压缩图像的存储、判断和通讯,其工作原理如下:
(1)待处理视频信号首先送入A/D处理模块。A/D模块由视频同步分离电路、直流恢复电路、锁相环时钟电路和高速视频模拟/数字转换器组成。待处理视频信号经同步分离电路,分离出行场同步信号和奇偶场信号,将行场同步和奇偶现场信号送给CPLD作为时间基准信号。同时,待处理视频图像信号经直流恢复电路恢复它的直流分量,再经模数转换成数字信号。
(2)转换后的数字信号先由双口存储器缓存。CPLD通过逻辑综合,为双口RAM(DPRAM)产生写入地址和读写控制信号,使得A/D变换的数据按照要求存入以口RAM中。再由2片C6x(Odd-C6x和Even-C6x)分别读取,奇场信号由Odd-C6x读取、偶场信号由Even-C6x读取。双口RAM采用16行缓存,2片C6x(Odd-C6x和Even-C6x)每隔16行读取一次。当双口RAM存完16行后,CPLD给Odd-C6x或Even-C6x发出中断信号,则Odd-C6x或Even-C6x读取已存的16行数据。