论文首页哲学论文经济论文法学论文教育论文文学论文历史论文理学论文工学论文医学论文管理论文艺术论文 |
这个位权与VCO输出频率(fref/8)×N相适应。根据在MODE端的逻辑电平,内部选择逻辑装载DDS-0或者DDS-1频率到频率寄存器。VCO的输出频率fout是由DDS-x频率设置决定的(DSS-0在A字中,DDS-1在B字中),VCO的输出频率fout计算公式如下:
fout=DDS_x×N×(fref/2 24)=N×[(fref×DDS_x)/2 24]
如果选择FSK调制(MM=0,C字,16位),则8位FSK频偏寄存器能被用来编程2-FSK调制的频偏。频偏寄存器的8位在24位DDS频率寄存器中,LSB设置为0,总的FSK频偏由下式计算:
Δf2-FSK=N×[(DEV×fref)/2 22]
因此,2-FSK频率由在TX-DATA上的电平设置,计算公式如下:
fout1:TX_DATA=low=N×[(fref×DDS_x)/2 24]
fout2:TX_DATA=High=N×[fref×(DDS_x 4×DEV)]/2 24
这个调频输出信号用来作为PLL电路的基准输入信号。2-FSK调制信道宽度(频偏)和信道间距是软件可编程的。最小信道宽度和最小信道间距取决于RF系统频率设计,中心频率fcenter = (fout1 fout2)/2。当FSK发射时,中心频率fcenter被认为是有效的载波频率。
锁相环由相位检波器(PD)、鉴频器(PD)、充电泵、VCO、外接的回路滤波器和在反馈回路中的可编程的预分频器(N分频器)组成。当使用外部VCO时,x-VCO位将被设置为0。分频器是可编程的,分频系数N能由C字设置成256或512。