计算机应用 | 古代文学 | 市场营销 | 生命科学 | 交通物流 | 财务管理 | 历史学 | 毕业 | 哲学 | 政治 | 财税 | 经济 | 金融 | 审计 | 法学 | 护理学 | 国际经济与贸易
计算机软件 | 新闻传播 | 电子商务 | 土木工程 | 临床医学 | 旅游管理 | 建筑学 | 文学 | 化学 | 数学 | 物理 | 地理 | 理工 | 生命 | 文化 | 企业管理 | 电子信息工程
计算机网络 | 语言文学 | 信息安全 | 工程力学 | 工商管理 | 经济管理 | 计算机 | 机电 | 材料 | 医学 | 药学 | 会计 | 硕士 | 法律 | MBA
现当代文学 | 英美文学 | 通讯工程 | 网络工程 | 行政管理 | 公共管理 | 自动化 | 艺术 | 音乐 | 舞蹈 | 美术 | 本科 | 教育 | 英语 |

与图像编码器相连的具有画面分割功能的模块设(2)

2015-01-01 01:40
导读:2.2 缓冲存储模块(FIFO) 缓冲存储器,用于保存来自视频解码芯片的经缩小或放大后的一场视频数据。可采用双端口的先进先出(FIFO)存储器作缓冲存储

2.2 缓冲存储模块(FIFO)

缓冲存储器,用于保存来自视频解码芯片的经缩小或放大后的一场视频数据。可采用双端口的先进先出(FIFO)存储器作缓冲存储器,通过视频解码芯片的行场同步信号对FIFO的写入允许和写复位指针进行控制,实现写入画面缩小后的数字图像数据。同时通过存储控制电路对几个FIFO的读出允许和读复位指针进行控制,实现各缓冲存贮器的输出数字视频数据以总线方式分时输出,从而实现了画面的拼接。而且各独立缓冲存贮器中的数据读取时钟可采用第一路视频解码芯片的时钟,也就是读取各个独立缓冲存贮器的数据的时钟是一样的,保证了各路数据的同步读出,形成正确的画面分割后的视频数据流。缓冲存储器可采用高速存储器集成电路(如SDRAM、FIFO、双口RAM、场缓冲存储器),但采用FIFO型场缓 ,有较简单的控制电路。

2.3 逻辑控制模块

逻辑控制模块由可编程逻辑器件实现,它是整个画面分割模块核心部位。它利用来自各视频解码电路的同步信号和时钟信号,并根据画面分割要求,用时序逻辑电路产生各缓冲存储器进行读写允许和读指针复位控制信号,保证各路的8位数字视频数据在总线上的分时输出,时钟信号和用时序逻辑电路产生的行场同步信号供图像编码模块中的编码芯片的时钟信号和行场同步信号使用,从而形成合成的CCIR601或CCIR656格式的数据流,即满足图像编码模块的接口要

上一篇:采样率为192kHz的24位AD转换器CS5361原理及应用 下一篇:没有了