论文首页哲学论文经济论文法学论文教育论文文学论文历史论文理学论文工学论文医学论文管理论文艺术论文 |
(6)DSP重新进入等待主机接口中断状态。系统随时可以根据需要改变工作模式,重新配置参数。
2 硬件实现
系统的硬件结构比较简单,与总体方案框图的结构基本相同。主要器件有:TI公司的DSP芯片TMS320VC5402、ALTERA公司的FPGA芯片EPF10K30RC240、HARRIS公司的数字上变频器HSP50215和D/A转换器HI5741。
2.1 接口设计
本设计充分考虑了系统与外界接口的设计?熏使系统具有很好的开放性和灵活性。
TMS320VC5402的8-bit并行主机接口包含了许多控制信号线,使得它可以通过两个触发器与25针的并口直接相连。外部的设备或器件可以通过这个并口方便地控制系统的工作模式和状态。
在EPF10K30的内部逻辑设计中,有一个随机比特流产生模块,在这个模块中也设计了比特流信号的输入接口,使系统既可以对自身产生的比特流进行调制,也可以对外部输入的比特流进行调制。
另外,在EPF10K30和HSP50215的参考时钟输入引脚也设计了外部接口,通过这些接口可以用外部时钟信号方便地控制系统工作的参考时钟,适应用户的需求。
2.2 总线控制
总线控制包括两个方面:总线的电平转换和总线控制权交接。
由于HSP50215和EPF10K30均为+5V TTL器件,而TMS320VC5402的管脚为+3V TTL电平,因而需要进行电平转换。所使用的芯片为带三态输出的电平转换芯片SN74LS16244和SN74LS16245。前者为单向芯片,用于地址总线;后者为双向芯片,用于数据总线。
从图1可以看出,系统某些信号线存在着复用的问题。这些信号线包括:HSP50215的数据、地址总线和写控制信号线WR。它们同时与D