论文首页哲学论文经济论文法学论文教育论文文学论文历史论文理学论文工学论文医学论文管理论文艺术论文 |
2.2 硬件实现电路
8bit EPROM引导装载的实现电路如图1所示。
图中D3、D4器件为74AHC373,提供了C5402采集I/O端口地址FFFFh的数据,这里设置为4000h。EPROM选用27C512-60(64k),缓冲器74AHC244作电平变换用,EPROM的片选端和缓冲器的选通端同时接C5402的数据选通信号MSTRB。当程序引导完后,MSTRB为高,缓冲器74AHC244输出为高阻,可以并挂在数据总线上。
当C5402读取I/O端口地址FFFFh时,IOSTRB为低有效,同时地址线A15为高,经反相与IOSTRB信号相“或”,以选通D3、D4器件,C5402即采集到引导表起始地址4000h。当用户不采用从I/O端口读取引导表起始地址时,C5402将读取数据文凭间FFFFh地址的内容和FFFEh地址的内容作为引导表的起始地址。在将程序代码用编程器写入到EPROM时,将EPROM的FFFFh地址和FFFEh内容写定为00和40即可。若使用低于64k的EPROM时,只要在EPROM的最高两个地址写入00和40即可。例如,使用8K EPROM,而C5402的地址线只用到A0~A12,那么在EPROM的1FFFh和1FFEh地址写入00和40即可,并将Hex制转换命令程序中的-bootorg 0x4000句修改为-bootorg 0x0000。
2.3 编制命令文件程序
(1)链接命令文件程序(文件名设为dsp54