谈QuartusI在教学中的应用毕业(2)
2014-01-30 02:35
导读:(3)写数据;(略,与读取数据类似) (4)输入输出数据文件;(略) (四)引脚锁定、下载和硬件测试 选择GW48-SOPC系统的电路模式No.5,用短路帽接插clock0为65536Hz或
(3)写数据;(略,与读取数据类似)
(4)输入输出数据文件;(略)
(四)引脚锁定、下载和硬件测试
选择GW48-SOPC系统的电路模式No.5,用短路帽接插clock0为65536Hz或750KHz处。SOPC/DSP适配板的引脚情况,通过查附录的附图7和芯片引脚对照表来确定。注意:引脚锁定后,必须再编译一次(Processing Start Compilation),这样才能将引脚锁定信息编译进下载文件中。
(五)使用嵌入式逻辑分析仪进行实时测试
(1)打开“SignalTapII File”;
(2)调入待测信号:将“Instance”栏内的“auto_signaltap_0”改名为“behav1”;调入待测信号名,选择2组总线信号:计数器内部锁存器总线Q1、波形数据输出端口信号总线DOUT;
(3)SignalTapII参数设置。选中工程的主频时钟信号:CLK;(behav1)组信号的数据采样深度为1K位。然后是对待观察信号的要求,设置起始触发的位置;最后是触发信号和触发方式:选择singt工程的Q1[5]作为触发信号;选择上升沿触发方式:“Rising Edge”。即当Q1[5]为上升沿时,SignalTapII在CLK的驱动下对SING信号组的信号进行连续或单次采样(根据设置决定)。
然后是将SignalTapII文件存盘,后缀是默认的“stp”。
(4)编译下载。选择Processing菜单的“Start Compilation”项,启动全程编译。全程编译的作用是将此SignalTapII文件(核)与工程(singt)捆绑在一起综合/适