论文首页哲学论文经济论文法学论文教育论文文学论文历史论文理学论文工学论文医学论文管理论文艺术论文 |
2.7 预置时间(tant)防止原边和副边共态导通
实现同步整流的一个主要难题,是确保控制IC送出的驱动信号正确无误,以?止在副边的同步整流器与原边开关管之间出现交叉的“共态导通”。其示意图可见图16中波形。当原边MOSFET导通时,图16中电压Vs倾向于负极性。如果副边同步MOSFET关断时带有一些延迟,那么在原边和副边之间就会出现一个短路环节。为了避免这种不希望的情况发生,在原边MOSFET导通之前,同步MOSFET必须是截止的,这表明有必要设置一定量的“预置”时间tant。
图17给出了详细展开的正常工作情况时,CK时钟信号与OUTGATE输出驱动信号之间的定时关系图。芯片内部的定时tant提供了所需要的预置时间,从而避免了共态导通的出现。按表1的供电条件使用脚SETANT,tant有三种不同的选择值。在脚SETANT外接电阻分压器供电,可得到表1中所需的该脚电压值和预置时间。
芯片内的数字控制单元产生这些预置时间,是通过计算在开关周期之中包含的高频脉冲数目来完成的。由于该系统具有数字性能,在计数过程中会丢失一些数位,从而导致输出驱动信号中发生跳动。表1中的预置时间值是一个平均值,考虑了这种跳动因素。图18给出了OUTGATE关断期间的跳动波形。
2.8 空载与轻载工作状态
当占空比