计算机应用 | 古代文学 | 市场营销 | 生命科学 | 交通物流 | 财务管理 | 历史学 | 毕业 | 哲学 | 政治 | 财税 | 经济 | 金融 | 审计 | 法学 | 护理学 | 国际经济与贸易
计算机软件 | 新闻传播 | 电子商务 | 土木工程 | 临床医学 | 旅游管理 | 建筑学 | 文学 | 化学 | 数学 | 物理 | 地理 | 理工 | 生命 | 文化 | 企业管理 | 电子信息工程
计算机网络 | 语言文学 | 信息安全 | 工程力学 | 工商管理 | 经济管理 | 计算机 | 机电 | 材料 | 医学 | 药学 | 会计 | 硕士 | 法律 | MBA
现当代文学 | 英美文学 | 通讯工程 | 网络工程 | 行政管理 | 公共管理 | 自动化 | 艺术 | 音乐 | 舞蹈 | 美术 | 本科 | 教育 | 英语 |

ATmega103单片机在跳频系统数字信号处理中的应用

2017-09-01 06:12
导读:理工论文论文,ATmega103单片机在跳频系统数字信号处理中的应用样式参考,免费教你怎么写,格式要求,科教论文网提供的这篇文章不错: 摘要:文中介绍了ATMEL公司的高性能AVR单片机ATmega103的主要性能
摘要:文中介绍了ATMEL公司的高性能AVR单片机ATmega103的主要性能特点,给出了ATmega103在FH跳频系统数字信号处理模块中的应用方法,详细介绍了片内同步串口SPI的使用技巧,同时给出了SPI的通信应用程序。

ATmega103单片机是ATMEL公司推出的精简指令集(RISC)AVR(ADVANCE RISC)系列单片机产品,这是一种增强型RISC结构,采用了CMOS技术的8位微控制器煾媒峁鼓苡行еС指呒队镅砸约懊芗度极大的汇编器代码程序。

跳频系统(FH)是指载波频率按某种跳频图案(跳频序列)在很宽的频带范围内跳变的通信系统,由于该系统具有抗干扰、抗多径和抗衰落性等能力,故在军用和民用领域都得到了广泛的应用。本系统方案中,信号处理模块主要完成跳频模式(FH)下有关数字信号的处理,包括话音编解码、话音组织及与同步有关的操作等,这些技术目前是跳频系统的关键技术之一。

本文介绍ATmega103单片机的特点及其在FH系统数字信号处理模块中的使用方法,同时详细介绍SPI(Serial Peripheral Interface)的特点和应用。

1 ATmega103单片机概述

ATmega103是基于AVR RISC结构的8-bit低功耗CMOS微处理器,它吸取了PIC系列及8051系列单片机的优点,并作了重大改进,其特点如下:

●供电电压为2.7~6V,主频最高可达12MHz;

●具有120条指令,大多数指令执行时间为单个时钟周期;

●带有128k字节片内可下载的Flash存储器(SPI串行下载1000次寿命)和4k字节的片内RAM以及4k字节的片内EEPROM;

●有32条可编程I/O线、8条输入线和8条输出线;

●具有32个8位通用寄存器;

●内含2个8位定时器和1个16位定时器;

●带有可编程串行UART+SPI接口;

●具有内部中断源和8个外部中断源;

●带有8通道10位A/D转换器、片内模拟比较器以及看门狗等电路;

●可在线编程。 (科教作文网http://zw.ΝsΕAc.Com编辑整理)

ATmega103因其上述特点使其成为一种适合于多功能、快速,且具有高度灵活性和高性价比的微控制器。

2 跳频信号处理对单片机的要求

跳频信号处理模块是FH电台的关键部分之一,主要用于完成电台的同步及有关数据处理组织等任务。单片机是该模块的核心,模块的许多功能都是在单片机的直接或间接参与下完成的。综合考虑,单片机在该模块中的作用大致如下:

(1)完成大量数据交换,因为电台在工作时需要接收或传送大量其它单片机以及模块内部的有关参数数据;

(2)完成快速实时处理功能,因为模块对许多信息要求立即处理,例如TOD(Time of Day)信息、话音数据、实时工作频率计算等。

(3)用于数据交换,包括单片机接口、TOD、同步信息、控制状态参数数据接口等。

(4)完成大量运算。一般电台在FH工作方式时,每跳都需要计算TOD、工作频率、接收或发送数据的重新组织。

(5)通过足够的I/O口来提供多种控制状态线,以供电台及模块内部使用。

(6)通过片内大量数据来存储区存取运算过程中产生的大量中间数据。

3 设计思路

根据电台FH信号处理模块对单片机的要求,如果选用89C5X系列单片机,不但在实现功能上比较困难(如运算速度、I/O口数量等),而且所需的外围扩展电路也必须增加(如RAM,通信口等)。而选用ATmega103单片机则能较好地满足设计要求,因此,本设计选用ATmega103单片机来实现信号处理模块的功能。图1所示是其硬件原理图。

上一篇:在DSP处理器上并行实现ATR算法 下一篇:没有了