计算机应用 | 古代文学 | 市场营销 | 生命科学 | 交通物流 | 财务管理 | 历史学 | 毕业 | 哲学 | 政治 | 财税 | 经济 | 金融 | 审计 | 法学 | 护理学 | 国际经济与贸易
计算机软件 | 新闻传播 | 电子商务 | 土木工程 | 临床医学 | 旅游管理 | 建筑学 | 文学 | 化学 | 数学 | 物理 | 地理 | 理工 | 生命 | 文化 | 企业管理 | 电子信息工程
计算机网络 | 语言文学 | 信息安全 | 工程力学 | 工商管理 | 经济管理 | 计算机 | 机电 | 材料 | 医学 | 药学 | 会计 | 硕士 | 法律 | MBA
现当代文学 | 英美文学 | 通讯工程 | 网络工程 | 行政管理 | 公共管理 | 自动化 | 艺术 | 音乐 | 舞蹈 | 美术 | 本科 | 教育 | 英语 |

单相功率时钟绝热逻辑和8-bit全加器设计

2015-04-29 01:20
导读:通信工程论文毕业论文,单相功率时钟绝热逻辑和8-bit全加器设计样式参考,免费教你怎么写,格式要求,科教论文网提供大量范文样本: 全部作者: 罗长宁 胡建平

全部作者: 罗长宁 胡建平 第1作者单位: 宁波大学信息学院 摘要: 本文在研究了单相功率时钟CAL的基础上,提出了1种改进型CAL电路。传统电路的辅助信号采用方波,而改进电路的辅助信号采用了正弦波,这样辅助信号就工作在绝热方式下。依此设计了1个8-bit超前进位加法器电路。最后,在采用TSMC 0.18um CMOS工艺器件参数情况下,对设计的加法器电路与未改进过的设计作比较,结果表明,低功耗特性明显。 关键词: CMOS,单相功率时钟,辅助时钟发生器,全加器 (浏览全文) 发表日期: 2007年07月02日 同行评议:

(暂时没有)

综合评价: (暂时没有) 修改稿:

    上一篇:无线局域网MAC层性能分析与仿真 下一篇:没有了